ナノテクノロジー研究室

ナノテクノロジー研究室

LSIなどの電子素子(デバイス)は半導体材料の表面に微細な電子回路を構築することによって形成されています。現在、この電子回路の構成要素を、ナノテクノロジーを用いて百万分の一ミリメートル程度にまで小さくし、これによる電子デバイスの小型化,高性能化,省電力化が図られています。本研究室では,このような技術の基礎となる固体理論、特に固体表面の理論的研究を行っています。具体的には、固体表面上に構成されたナノサイズの構築物(分子歯車や原子細線など)についての第一原理計算を基礎とした計算機シミュレーションに力を注いでいます。

金吸着シリコン表面の原子配列と電荷密度